

# Universidade de São Paulo Instituto de Ciências Matemáticas e de Computação Departamento de Sistemas de Computação

SSC512 Elementos de Lógica Digital



Tutorial Configuração Quartus

**Prof.Dr. Danilo Spatti** 

São Carlos - 2018

- A Álgebra de Boole pode ser desenvolvida a partir de símbolos pré-definidos, tabela de funcionamento (verdade) e equações lógicas.
- As ditas operações lógicas primitivas são formadas por AND, OR e NOT, sendo as demais derivadas a partir destas.



Lógica Digital

- Resulta em verdadeira se, e somente se, todas as proposições forem verdadeiras.
- A operação AND (E) é dita conjunção ou também produto lógico e é representada pela conectiva "." (ponto).

$$S(a,b) = a \cdot b$$



O Digite aqui para pesquisar

# Configuração do Quartus

### **Lógica Digital**

1 - Licença (I)



## Configuração do Quartus

### **Lógica Digital**

1 - Licença (II)



### 2 - Criando um Novo Projeto (I)



# Configuração do Quartus

**Lógica Digital** 

2 - Criando um Novo Projeto (II)



## Configuração do Quartus

### Lógica Digital

2 - Criando um Novo Projeto (III)



9

### **SSC512**

# Configuração do Quartus

### **Lógica Digital**

2 - Criando um Novo Projeto (IV)



## Configuração do Quartus

**Lógica Digital** 

2 - Criando um Novo Projeto (V)



## Configuração do Quartus

#### **Lógica Digital**

#### 2 - Criando um Novo Projeto (VI)



# Configuração do Quartus

**Lógica Digital** 

2 - Criando um Novo Projeto (VII)



# Configuração do Quartus

### **Lógica Digital**

2 - Criando um Novo Projeto (VIII)



3 - Criando um Novo Esquemático (I)



#### **Lógica Digital**

## Configuração do Quartus

### 3 - Criando um Novo Esquemático (II)



### **Lógica Digital**

### 4 - Adicionando Portas Lógicas



### **Lógica Digital**

4 - Adicionando Entradas / Saídas (I)



### **Lógica Digital**

4 - Adicionando Entradas / Saídas (II)



Digite aqui para pesquisar

# Configuração do Quartus

### **Lógica Digital**

### 4 - Salvar o Esquemático







## Configuração do Quartus

### **Lógica Digital**

Digite agui para pesguisar

6 - Escolher os Pinos (I)



Digite agui para pesquisar

#### Lógica Digital

6 - Escolher os Pinos (II)

12/03/20



Lógica Digital

6 - Escolher os Pinos (III)

**Table 3-3 Pin Assignment of Slide Switches** 

| 8           |              |                 |
|-------------|--------------|-----------------|
| Signal Name | FPGA Pin No. | Description     |
| SW0         | PIN_U13      | Slide Switch[0] |
| SW1         | PIN_V13      | Slide Switch[1] |
| SW2         | PIN_T13      | Slide Switch[2] |
| SW3         | PIN_T12      | Slide Switch[3] |
| SW4         | PIN_AA15     | Slide Switch[4] |
| SW5         | PIN_AB15     | Slide Switch[5] |
| SW6         | PIN_AA14     | Slide Switch[6] |
| SW7         | PIN_AA13     | Slide Switch[7] |
| SW8         | PIN_AB13     | Slide Switch[8] |
| SW9         | PIN_AB12     | Slide Switch[9] |

Lógica Digital

6 - Escolher os Pinos (IV)

Table 3-4 Pin Assignment of LEDs

| Signal Name | FPGA Pin No. | Description |
|-------------|--------------|-------------|
| LEDR0       | PIN_AA2      | LED [0]     |
| LEDR1       | PIN_AA1      | LED [1]     |
| LEDR2       | PIN_W2       | LED [2]     |
| LEDR3       | PIN_Y3       | LED [3]     |
| LEDR4       | PIN_N2       | LED [4]     |
| LEDR5       | PIN_N1       | LED [5]     |
| LEDR6       | PIN_U2       | LED [6]     |
| LEDR7       | PIN_U1       | LED [7]     |
| LEDR8       | PIN_L2       | LED [8]     |
| LEDR9       | PIN_L1       | LED [9]     |

Digite aqui para pesquisar

## Configuração do Quartus

### **Lógica Digital**

6 - Escolher os Pinos (V)



27

### **SSC512**

## Configuração do Quartus

#### Lógica Digital

#### 6 - Escolher os Pinos (VI)



## Configuração do Quartus

### **Lógica Digital**

#### 6 - Escolher os Pinos (VII)



## Configuração do Quartus

#### **Lógica Digital**

6 - Escolher os Pinos (VIII)



### **Lógica Digital**

### 7 - Compilar Novamente



Digite agui para pesguisar

#### **Lógica Digital**

#### 8 - Ligar a FPGA e Programar



# Configuração do Quartus

### **Lógica Digital**

8 - Verificar se o Driver USB está Instalado

















#### **Lógica Digital**

8 - Adicionar Esquemático para Execução

















### **Lógica Digital**

9 - Executar



















Fim

**Lógica Digital** 

spatti@icmc.usp.br

